首页
滞后性是()的基本特性。
精华吧
→
答案
→
知到智慧树
→
未分类
滞后性是()的基本特性。
A.多谐振荡器
B.施密特触发器
C.T触发器
D.单稳态触发器
正确答案:施密特触发器
Tag:
电子线路与数字逻辑
触发器
施密特
时间:2024-01-06 21:53:34
上一篇:
将三角波变换为矩形波,需选用()。
下一篇:
当555定时器正常工作情况下,8脚电压为15V,5脚电压为12V,6脚电压为11V,2脚电压为5.5V,则定时器的3脚输出为()。
相关答案
1.
利用多谐振荡器可以实现脉冲延时功能。
2.
单稳态触发器的两个状态分别是稳态和暂稳态。
3.
由555定时器构成的电路如图所示,该电路的名称是()。
4.
已知某电路的输入输出波形如图所示,则该电路可能为()。
5.
自动产生矩形波脉冲信号为()。
6.
单稳态触发器的主要用途是()。
7.
移位寄存器除了可以寄存代码,还可实现数据的串行-并行转换,但不能用于数值运算和处理。
8.
若要设计一个能产生序列信号001111011的移位寄存器序列信号发生器,则至少需要4个触发器。
9.
所有触发器的时钟端并没有完全连接在一起的时序逻辑电路是异步时序逻辑电路。
10.
在设计稳定性和工作频率要求较高的中大规模时序系统时一般采用同步时序电路来设计。
热门答案
1.
4位移位寄存器,现态Q0Q1Q2Q3为1100,经左移1位后其次态为()。
2.
电路如图所示。设电路中各触发器当前状态Q2 Q1 Q0为110,请问时钟CP作用下,触发器下一状态为 。
3.
如图所示为某计数器的时序图,由此可判定该计数器为 。
4.
假设JK触发器的现态Qn=0,要求Qn+1=0,则应使 ()。
5.
如图所示为由或非门构成的基本SR锁存器,输入S、R的约束条件是 。
6.
当传送十进制数5时,在余3BCD码奇校验码的校验位上值应为1。
7.
编码器的特点是允许同时输入多个编码信号,且只对其中优先权最高的信号进行编码。
8.
普通编码器在任何时刻只允许有1路有效信号到达编码器的输入端。
9.
用4选1数据选择器实现一个四变量的组合逻辑函数,其答案是不唯一的。
10.
多位加法器采用超前进位的目的是简化电路结构。