首页
精华吧
→
答案
→
Tag
→
全加器
全加器
31.
8位无符号阵列乘法器大约需要多少个全加器时延迟?
32.
下列不属于组合逻辑电路的是。
33.
在数字系统中,目前应用的主流集成芯片是()。
34.
不考虑来自低位进位的两个一位二进制数的相加为全加,实现该运算的电路称为全加器。()
35.
实现一进制数加法运算的电路有()。
36.
全加器只能进行加法计算,不能进行减法计算。()
37.
在下列器件中,不属于时序逻辑电路的是()
38.
时序逻辑电路的一般结构由组合电路与()组成
39.
时序逻辑电路的一般结构由组合电路与
40.
半加器与全加器的区别在于半加器无进位输出,而全加器有进位输出。()
41.
下列电路中,不属于组合逻辑电路的是()。
42.
能实现1位二进制带进位加法运算的是()。
43.
既考虑低位进位,又考虑向高位进位,则应选用()
44.
在下面逻辑电路中,不是组合逻辑电路的有()。
45.
除了译码器,可以作为“函数发生器”的MSI是()
46.
下列器件中,属于时序逻辑电路的有()
47.
全加器的逻辑功能是()。
48.
74LS151是()
49.
在下列逻辑电路中,不是组合逻辑电路的是()
50.
全加器是指()的二进制加法器。
51.
考虑低位进位的加法器,称为()。
52.
关于异或,下列说法不正确的是:
53.
若把某一全加器的进位输出接至另一全加器的进位输入,则可构成()。
54.
下列不属于组合逻辑电路的加法器为()。
55.
1个一位全加器的特点是()。
56.
1个全加器的输入为A=1,B=1,Cin=0,则其输出为()。
57.
全加器会把进位输入的值考虑在内。()
58.
在下列器件中,属于时序逻辑电路的是()。
59.
以下不是组合逻辑电路的是()。
60.
全加器的输出不仅仅取决于输入,同时还取决于相邻低位的进位,因此说全加器属于时序逻辑电路。
上一页
首页
下一页