首页
多处理机系统中的素数模低位交叉存储器可以避免所有访存冲突。
精华吧
→
答案
→
博览群书
多处理机系统中的素数模低位交叉存储器可以避免所有访存冲突。
A、正确
B、错误
正确答案:B
Tag:
素数
低位
存储器
时间:2024-10-22 11:29:37
上一篇:
执行时间不是唯一的性能指标,但它是最普遍的性能表示形式。()
下一篇:
对于同一个计算机系统系统结构,可以有多种不同的计算机组成和计算机实现。
相关答案
1.
块冲突率最高的CACHE映像方式是()。
2.
以下存储设备中访问速度最快的是()。
3.
流水处理机对全局性相关的处理不包括()。
4.
对cache性能进行分析时,我们发现()不受cache容量的影响。
5.
我们常说的32位处理器是指处理器的()是32位的。
6.
素数模法是避免存储体冲突的一种方法。
7.
解释执行比翻译执行花的时间多,但存储空间占用较少。
8.
“Cache-主存”层次:弥补主存速度的不足。
9.
虚拟Cache中,CPU使用虚拟地址访问Cache。
10.
相联度越高,冲突失效就越少。
热门答案
1.
TLB是页表转换查找缓冲器。
2.
同步消息传递机制中,处理器一个请求发出后一直要等到收到应答结果才能继续运行。
3.
机器功能的软件和硬件实现在逻辑上是等效的,但性能价格比是不等效的。
4.
在向量处理机中,链接只能在顺序的Convoy(向量指令并行集)之间进行。
5.
TLB中的内容是页表部分内容的一个副本。
6.
集成电路基片成本和基片面积有一定比例关系。
7.
计算机体系结构设计这不必关心指令集具体实现。
8.
程序的空间局部性指程序即将用到的信息很可能就是目前正在使用的信息。
9.
在共享存储器上支持消息传递比在消息传递的硬件上支持共享存储器困难得多。
10.
Amdahl定律中“可改进比例”指可改进部分在改进系统计算时间中所占的比例。