首页
加法器采用并行进位的目的是()。
精华吧
→
答案
→
远程教育
→
国家开放大学
加法器采用并行进位的目的是()。
A、提高加法器的速度
B、快速传递进位信号
C、优化加法器结构
D、增强加法器功能
正确答案:B快速传递进位信号
Tag:
加法器
信号
速度
时间:2024-03-22 12:21:16
上一篇:
对于阶码和尾数都用补码表示的浮点数,判断运算结果是否为规格化,错误的方法是()。
下一篇:
相对补码而言,移码()。
相关答案
1.
组成一个运算器需要多个部件,但下面所列()不是组成运算器的部件。
2.
MIPS计算机的运算器部件,主要由128个寄存器组成的寄存器堆和一个执行数据运算的ALU组成。()
3.
浮点数数的表示范围取决于尾数的位数,精度取决于阶码的位数。()
4.
两补码相加,采用1位符号位,当最高位有进位时表示结果产生溢出。
5.
运算器芯片Am2901包含三组三位控制信号,分别用来控制8种运算功能,8个数据来源和选择运算结果并输出的功能。()
6.
指令执行时无需访问内存寻找操作数的寻址方式是()。
7.
直接寻址是在指令字中直接给出操作数本身而不再是操作数地址。()
8.
指令中用到的数据可以来自()。
9.
在控制器中,部件能提供指令在内存中的地址,服务于读取指令,并接收下条将被执行的指令的地址。
10.
中央处理器包括。
热门答案
1.
微程序控制器的运行速度一般要比硬连线控制器更快。()
2.
每一条指令的执行时通常有①读取指令、②执行指令、③分析指令等几个步骤,他们的执行顺序应该是()。
3.
指令流水线需要处理好3个方面问题。
4.
程序计数器PC主要用于解决指令的执行次序。()
5.
和辅助存储器相比,主存储器的特点是()。
6.
某SRAM芯片,其容量为1K×8位,加上电源端和接地端,该芯片引出线的最少数目应为()。
7.
下列部件(设备)中,存取速度最快的是()。
8.
RAM芯片串联的目的是(),并联的目的是
9.
在数据传送过程中,数据由串行变并行或由并行变串行,这种转换是由接口电路中的()实现的。
10.
主机和外设可以并行工作的方式是()。