首页
用1M×4的DRAM芯片通过()扩展可以获得4M×8的存储器。
精华吧
→
答案
→
远程教育
→
联大学堂
用1M×4的DRAM芯片通过()扩展可以获得4M×8的存储器。
A.位
B.字
C.复合
D.位或字
正确答案:D
Tag:
数字逻辑电路
存储器
芯片
时间:2024-02-08 22:26:31
上一篇:
若双积分A/D转换器第一次积分时间T1取20ms的整倍数,它便具有()的优点。
下一篇:
采用浮栅技术的EPROM中存储的数据是()可擦除的。
相关答案
1.
逐次渐近型A/D转换器转换时间大约在()的范围内。
2.
时序电路的逻辑功能不能单由
3.
取样-保持器按一定取样周期把时域上()信号变为时域上C信号。
4.
欲把36kHz的脉冲信号变为1Hz的脉冲信号,若采用十进制集成计数器,则各级的分频系数为
5.
ROM可以用来存储程序、表格和大量固定数据,但它不可以用来实现
6.
下面描述同一逻辑电路内、外输入输出逻辑关系的方程中,表明该电路为时序逻辑电路。
7.
值,不会改变555构成的多谐振荡器电路的振荡频率。
8.
系列EPROM存储的数据是()可擦除的。
9.
电路结构上看,时序电路必须含有
10.
每经十个CP脉冲状态循环一次的计数电路,知其有效状态中的最大数为1100,则欠妥的描述是
热门答案
1.
利用三极管的截止状态和什么状态实现开关电路的断开和接通()
2.
双积分A/D转换器转换时间大约在()的范围内。
3.
电可擦除的PROM器件是
4.
若停电数分钟后恢复供电,()中的信息能够保持不变。
5.
由门电路组成的全加器是()
6.
下列数码均代表十进制数6,其中按余3码编码的是()
7.
如要将一个最大幅度为5.1V的模拟信号转换为数字信号,要求输入每变化20mV,输出信号的最低位(LSB)发生变化,应选用位ADC。
8.
“异或”逻辑与以下哪种逻辑是非的关系()
9.
集成D/A转换器不可以用来构成
10.
如要将一个最大幅度为9.99V的模拟信号转换为数字信号,要求ADC的分辨率小于10mV,最少应选用