首页
CPU响应INTR和NMI中断时,相同的必要条件是()
精华吧
→
答案
→
远程教育
→
国家开放大学
CPU响应INTR和NMI中断时,相同的必要条件是()
正确答案:当前指令执行结束
Tag:
必要条件
指令
结束
时间:2023-11-16 10:21:42
上一篇:
算术移位指令SAR用于()
下一篇:
对存储器访问时,地址线有效和数据线有效的时间关系应该是(???)
相关答案
1.
总线周期是指CPU执行一条指令所需的时间。()
2.
80486的逻辑段不允许有段的重叠和交叉。()
3.
指令MOVDI,OFFSET[BX][SI]是正确的。()
4.
SP的内容可以不指向堆栈的栈顶。()
5.
在可屏蔽中断的嵌套原则中,不允许低级中断打断高级中断,但允许同级中断相互打断。()
6.
中断服务程序结束时,可用RET指令代替IRET指令返回主程序。()
7.
指令MOVAX,[BX]的源操作数是寄存器寻址方式。()
8.
要把变量BUFF的有效地址送给BX,可用MOVBX,BUFF指令。()
9.
对堆栈区的操作必须遵循先进先出的原则。()
10.
无条件转移指令只能用于段内直接转移。()
热门答案
1.
在80486的32位标志寄存器中,其每一位都有一定的含义。()
2.
寄存器寻址其运算速度较低。()
3.
若一个数据块的起始地址为20A0H:0F6H,则该数据块起始地址的实际地址是21B60H。()
4.
MOVAX,[BP]的源操作数的物理地址为16*(DS)+(BP)。()
5.
总线是专门用于完成数据传送的一组信号线。()
6.
连接CPU和外设的接口电路中必须要有状态端口。()
7.
静态随机存储器中的内容可以永久保存。()
8.
CLD指令是MOVSB指令的使用条件之一。()
9.
同一片8259的8个中断源的中断向量在中断向量表中可以不连续存放。()
10.
连续启动两次独立的存储器操作之间的最小间隔叫(??)