首页
加法器是用来完成两个二进制数相加的逻辑电路。
精华吧
→
答案
→
慕课
→
未分类
加法器是用来完成两个二进制数相加的逻辑电路。
A.正确
B.错误
正确答案:正确
Tag:
数字电路
加法器
电路
时间:2022-01-19 19:55:24
上一篇:
集成比较器7485,当A=B时,输出端Y(A〉B),Y(A《B),Y(A=B)分别是?
下一篇:
下列关于编码器叙述正确的是()
相关答案
1.
比较器在结构上的特点是()
2.
全加的本质是()
3.
加法器有半加器和全加器之分。半加的本质是()
4.
组合逻辑电路的基本组成单元是()
5.
组合逻辑电路的输出()
6.
SSI是超大规模集成电路(SuperScaleIntegration)的缩写。
7.
门电路的负载能力通常取决于灌电流的大小。
8.
门电路的负载能力就是代表门电路的输出电流的大小。
9.
TTLOC门(集电极开路门)的输出端可以直接相连,实现线或。
10.
TTL集电极开路门输出为1时,通过外接电源和上拉电阻提供高电平输出电流。
热门答案
1.
CMOS或非门与TTL或非门的逻辑功能完全不同。
2.
两输入端四与非门器件74LS00与74HC00的逻辑功能完全相同。
3.
一般我们用OC门或者OD门来实现“线与”。
4.
门电路的噪声容限是衡量其抗干扰能力的重要参数,噪声容限越大说明该门的抗干扰能力越小。
5.
CMOS门电路可以带同类门的数量比TTL门的要多,因此,CMOS门电路的带负载能力比TTL门电路的带负载能力强。
6.
CMOS反相器是由NMOS管和PMOS管组成的互补电路。
7.
在正逻辑规定中分别用高电平和低电平表示逻辑0和逻辑1。
8.
普通的TTL门电路是不能直接实现“线与”的。
9.
除三态门、OC.OD门之外,其他的门电路的输出端允许并联使用。
10.
为防止干扰,增加工作的稳定性,CMOS与非门多余端一般应悬空。