首页
由主存地址映射到Cache地址的常见方式不包括()
精华吧
→
答案
→
慕课
→
未分类
由主存地址映射到Cache地址的常见方式不包括()
A.分散映射
B.全相联映射
C.组相联映射
D.直接映射
正确答案:分散映射
Tag:
计算机组成原理
主存
地址
时间:2021-12-29 13:51:46
上一篇:
假设缓存的工作速度为主存的5倍,缓存的命中率为90%,则采用缓存后,存储器的性能是原来的()倍
下一篇:
假设某计算机存储系统的主存的地址编址为M个字块,每个字块含B个字。则可推知()
相关答案
1.
以下各因素中,与缓存命中率无关的是()
2.
Cache的读操作的过程可用如下流程图来描述。当CPU发出主存地址后,首先判断该存储字是否在Cache中。若命中,直接访问Cache,将该字送至CPU;若未命中,则执行操作()
3.
Cache主要由Cache存储体,地址映射变换机构,Cache替换机构几大模块组成。其中,Cache替换机构的作用是()
4.
?Cache主要由Cache存储体,地址映射变换机构,Cache替换机构几大模块组成。其中,地址映射变换机构的作用是()
5.
下图是Cache-主存存储空间的基本结构示意图。主存由2^n个可编址的字组成,每个字有唯一的n位地址。为了与Cache映射,将主存与缓存都分成若干块,每个块内有包含若干个字,并使它们的块大小相同(即块内的字数相同)。这就将主存的地址分成两段:高m位表示主存的块地址,低b位表示块内地址,则2^m = M表示主存的块数。同样,缓存的地址也分为两段:高C位表示缓存的块号,低b位表示块内地址,则2^c = C表示缓存块数。主存与缓存地址中都用b位表示其块内字数,即B = 2^b 反映了块的大小,称B为块长,主存的
6.
通过调整主存结构提高访存速度,主存可以采用()系统
7.
以下属于多体并行的系统的编址方式是()
8.
以下措施可以提高访存速度的是()
9.
存储器容量的扩展方式一般包含()
10.
在存储器与CPU的连接过程中,以下哪些连线是需要考虑的()
热门答案
1.
EPROM是以下哪种存储器的缩写()
2.
某存储器容量为16K*16位,则()
3.
多体模块结构的存储器可采用交叉编址,下图的编址方式是(),又称为()存储。
4.
采用八体并行低位交叉存储器,设每个体的存储容量为32K*16位,存取周期为400ns,总线传输周期为50ns,在下列说法中正确的是()
5.
以下各类存储芯片中,其与处理器的数据交换同步于系统的时钟信号,不需要插入等待状态的是()
6.
交叉编址的存储器实质能()执行()独立的读写操作。
7.
设机器字长为32位,存储容量为16MB,若按双字编址,其寻址范围是()
8.
设由四个模块组成的四体存储器结构,每个体的存储字长为16位,存取周期为250ns,假设数据总线宽度为16位,总线传输周期为50ns,试求顺序存储和交叉存储的带宽分别为()bps
9.
已知接收到的海明码为1001101(按配偶原则配置),则第()位出错。
10.
已知接收到的海明码为0100111(按配偶原则配置),则欲传送的信息是()